«VHDL для проектирования вычислительных устройств» А. М. Сергиенко Приведены основы программирования на языке VHDL и особенности проектирования вычислительных устройств с помощью VHDL, ориентированных на реализацию в программируемых логических интегральных схемах. Рассмотрены методы разработки специализированных конвейерных вычислительных устройств и предложена методика их проектирования, основанная на VHDL. Приведено описание на VHDL проекта RISC-микропроцессора и цикл экспериментальных работ на его основе. Для студентов, аспирантов, преподавателей вузов и специалистов в области электроники, измерительной и вычислительной техники, связи. Это и многое другое вы найдете в книге VHDL для проектирования вычислительных устройств (А. М. Сергиенко). Напишите свою рецензию о книге А. М. Сергиенко «VHDL для проектирования вычислительных устройств» http://izbe.ru/book/282163-vhdl-dlya-proektirovaniya-vychislitelnyh-ustroystv-a-m-sergienko/
Несмотря на явный сдвиг в сторону высокоуровневого проектирования, полностью потенциал программируемой логики можно раскрыть только на классических языках проектирования аппаратуры. Таковых существует всего два – Verilog/SystemVerilog (разработан 1984/2002 гг.) и VHDL (разработан 1983 г.). Эти языки полностью функционально эквивалентны, но имеют абсолютно различный синтаксис. Общие черты HDL-языков:
Имеют синтезируемое и несинтезируемое подмножество операторов.
Именно синтезируемые операторы, описывающие...