Найти в Дзене

К1892ВМ21Я: российский процессор от НПЦ «ЭЛВИС» вошёл в реестр Минпромторга

Отечественная микроэлектроника пополнилась новым решением для встраиваемых систем. НПЦ «ЭЛВИС» завершил разработку многоядерного процессора К1892ВМ21Я и 5 марта 2026 года внёс его в реестр Минпромторга РФ. Чип ориентирован на широкий спектр применений: от робототехники и умных камер до навигационных комплексов и систем искусственного интеллекта. Внутри К1892ВМ21Я сосуществуют четыре функциональных блока с разной специализацией: Последний способен обрабатывать два независимых потока 4К при 30 кадрах в секунду или один поток 4К при 60 кадрах. Корпус HFCBGA-1936 занимает 23 × 23 мм. Два контроллера памяти поддерживают DDR3, LPDDR3, DDR4 и LPDDR4. Набор интерфейсов охватывает большинство актуальных промышленных и потребительских стандартов: Набор характеристик указывает на конкретные ниши: умные камеры и системы видеонаблюдения с аналитикой, одноплатные компьютеры, навигационное оборудование, робототехнические платформы, устройства связи и планшеты. Наличие JESD204B — интерфейса для высоко
Оглавление

Отечественная микроэлектроника пополнилась новым решением для встраиваемых систем. НПЦ «ЭЛВИС» завершил разработку многоядерного процессора К1892ВМ21Я и 5 марта 2026 года внёс его в реестр Минпромторга РФ. Чип ориентирован на широкий спектр применений: от робототехники и умных камер до навигационных комплексов и систем искусственного интеллекта.

Архитектура: четыре кластера под одной крышкой

Внутри К1892ВМ21Я сосуществуют четыре функциональных блока с разной специализацией:

  • Первый — нейросетевой акселератор на базе двух отечественных DSP-ядер ELcore-50. Они оптимизированы под сигнатурный анализ и цифровую обработку сигналов, аппаратно поддерживают свёрточные нейронные сети. Суммарная производительность кластера — 1 TOPS при тактовой частоте 2 × 340 МГц. Скромно по меркам современных ИИ-ускорителей, но достаточно для задач инференции на периферии.
  • Второй блок — четырёхъядерный кластер общего назначения ARM Cortex-A53 с частотой 4 × 1,12 ГГц. Каждое ядро оснащено кэшем L1 по 32 кбайт и SIMD/FPU-сопроцессором NEON, общий кэш L2 — 1 Мбайт. Стандартная конфигурация для встраиваемых платформ среднего класса.
  • Третий — управляющее ядро на архитектуре MIPS с частотой не менее 560 МГц и кэшем L1 по 32 кбайт под инструкции и данные. Обслуживает служебные задачи и координирует работу остальных блоков.
  • Четвёртый — мультимедийный комплекс: графическое ядро GPU с частотой от 500 МГц, видеопроцессор ARM Mali V61 с поддержкой кодирования и декодирования HEVC/H.264, а также блок предобработки изображений ISP.

Последний способен обрабатывать два независимых потока 4К при 30 кадрах в секунду или один поток 4К при 60 кадрах.

Источник: НПЦ ЭЛВИС
Источник: НПЦ ЭЛВИС

Периферия и форм-фактор

Корпус HFCBGA-1936 занимает 23 × 23 мм. Два контроллера памяти поддерживают DDR3, LPDDR3, DDR4 и LPDDR4. Набор интерфейсов охватывает большинство актуальных промышленных и потребительских стандартов:

  • видео и камеры — 2× MIPI CSI, MIPI DSI;
  • высокоскоростные шины — 2× PCIe 3.0 x4, 2× USB 3.0;
  • сеть — 2× Ethernet 1G;
  • специализированные интерфейсы — 2× JESD204B, 2× QSPI, 2×MFBSP;
  • стандартная периферия — 4× UART, 4× I2C, I2S, 2× SD/MMC, CAN, GPIO, PWM.
Источник: НПЦ ЭЛВИС
Источник: НПЦ ЭЛВИС

Где применяется

Набор характеристик указывает на конкретные ниши: умные камеры и системы видеонаблюдения с аналитикой, одноплатные компьютеры, навигационное оборудование, робототехнические платформы, устройства связи и планшеты. Наличие JESD204B — интерфейса для высокоскоростных АЦП и ЦАП — намекает и на применение в телекоммуникационном и измерительном оборудовании.

Включение в реестр Минпромторга открывает процессору путь в государственные закупки и проекты импортозамещения — что в нынешних условиях является одним из ключевых критериев коммерческой перспективности отечественных чипов.