В пятницу Ассоциация JEDEC опубликовала предварительные спецификации памяти с высокой пропускной способностью четвертого поколения (HBM4), поскольку она приближается к завершению разработки стандарта HBM4 DRAM. Как сообщается, новая спецификация поддерживает 2048-битный интерфейс при более низкой скорости передачи данных, чем HBM3E. Кроме того, HBM4 поддерживает более широкий диапазон уровней памяти, что позволяет новой памяти лучше справляться с различными типами приложений. Новый стандарт HBM4 будет иметь уровни по 24 ГБ и 32 ГБ. Первоначально комитет согласовал диапазоны скорости до 6,4 ГТ/с, при этом продолжаются дискуссии о достижении еще более высокой скорости передачи данных. Стек 16-Hi на основе слоев по 32 ГБ будет иметь емкость 64 ГБ, а это означает, что процессор с четырьмя модулями памяти может поддерживать 256 ГБ памяти с пиковой пропускной способностью 6,56 ТБ/с с использованием 8192-битного интерфейса. Хотя HBM4 будет иметь удвоенное количество каналов на стек по сравнен