Будущие процессоры Ryzen, которые будут иметь до 12 процессорных ядер Zen 6 на CCD (Core Complex Die), в будущем должны быть расширены с нынешних 16 до 24 процессорных ядер. Ожидается, что кэш L3, который особенно важен для производительности в играх, также будет расширен с 32 до 48 МБ на CCD при смене поколения. * официально не подтверждено. ** без 3D V-Cache. *** с 64 МБ 3D V-Cache. В то время как потенциальный AMD Ryzen 9 X950X (или Ryzen 9 10950X) с двумя CCD и 24 ядрами процессора Zen 6 будет иметь 96 МБ кэша L3 без 3D V-Cache, Ryzen 7 X800X3D (или Ryzen 7 10800X3D) может иметь в общей сложности 112 МБ кэша L3, если особенно быстрый кэш продолжит оставаться на уровне 64 МБ. Также постоянно звучат разговоры о новом "соединении 2.5D", которое как предполагается обеспечит значительно большую пропускную способность между чипами. Это должно особенно улучшить связь между ПЗС-матрицами, что в свою очередь принесет пользу процессорам с 12, 16 и 24 ядрами и двумя ПЗС-матрицами. О следующих