Найти в Дзене
СкопусБукинг

Канадский журнал в Скопус, Q2 (аппар.часть и сист. архитектура), Canadian Journal of Electrical and Computer Engineering

Уважаемые коллеги, доброго времени суток! Представляем вам канадское научное издание Canadian Journal of Electrical and Computer Engineering. Журнал имеет второй квартиль, издается в IEEE Canada, его SJR за 2020 г. равен 0,464, электронный ISSN - 0840-8688, предметные области - Аппаратная часть и системная архитектура, Электротехническая и электронная промышленность. Вот так выглядит обложка: Редактором является Мохамед Шихата, контактные данные - mshehata@mun.ca. Журнальные публикации охватывают все дисциплины электротехнической и вычислительной техники. Данный всеобъемлющий характер позволяет ему оказывать поддержку широкому спектру передовых исследований и научных направлений в этой быстро развивающейся области. Чтобы обеспечить максимальную ценность для авторов и читателей, журнал может предложить исключительно короткий процесс перехода от одного издания к другому. Первые отзывы предоставляются авторам примерно через 2 месяца с даты вступления статьи в полный процесс рецензирования

Уважаемые коллеги, доброго времени суток! Представляем вам канадское научное издание Canadian Journal of Electrical and Computer Engineering. Журнал имеет второй квартиль, издается в IEEE Canada, его SJR за 2020 г. равен 0,464, электронный ISSN - 0840-8688, предметные области - Аппаратная часть и системная архитектура, Электротехническая и электронная промышленность. Вот так выглядит обложка:

Редактором является Мохамед Шихата, контактные данные - mshehata@mun.ca.

-2

Журнальные публикации охватывают все дисциплины электротехнической и вычислительной техники. Данный всеобъемлющий характер позволяет ему оказывать поддержку широкому спектру передовых исследований и научных направлений в этой быстро развивающейся области. Чтобы обеспечить максимальную ценность для авторов и читателей, журнал может предложить исключительно короткий процесс перехода от одного издания к другому. Первые отзывы предоставляются авторам примерно через 2 месяца с даты вступления статьи в полный процесс рецензирования. Это возможно благодаря специальной редакционной команде, которая управляет процессом в рамках современного портала рукописей ScholarOne. Процесс публикации обрабатывается, как и другие технические журналы IEEE, через публикации IEEE в Пискатавее, США. Журнал принимает статьи в двух регулярных разделах "Оригинальная статья" и "Обзор/учебник". Каждый год также выходят специальные выпуски конференций, в которых публикуются расширенные версии выдающихся докладов конференций, таких как Канадская конференция по электротехнике и вычислительной технике (CCECE). Статьи принимаются на английском и французском языках.

Адрес издания - http://journal.ieee.ca/en/index.html

Пример статьи, название - Automatic and Simultaneous Floorplanning and Placement in Field-Programmable Gate Arrays With Dynamic Partial Reconfiguration Based on Genetic Algorithm. Заголовок (Abstract) - Using dynamic partial reconfiguration (DPR) feature in field-programmable gate array (FPGA) systems seems inevitable by considering the tremendous benefits, such as reduced cost and power. Nowadays, manual floorplanning is one of the difficulties in implementing DPR systems, which relies on the designer's views and his command over designing the concepts for arranging the modules on the physical layout of the FPGA more efficiently, as the results of floorplanning can influence the next stages, such as the placement. In other words, placement and floorplanning that are separately conducted in the today's tools are interdependent and the floorplanning results play a role in the placement and vice versa. This article aimed to propose a method for conducting floorplanning and placement simultaneously in DPR systems according to the genetic algorithm (GA). The proposed algorithm was tested on 20 largest MCNC benchmark circuits with DPR-support capability. Based on the results, wirelength and critical path delay improved by 14% and 17%, respectively, compared with Xilinx's early access partial reconfiguration design flow (EAPR). However, area and runtime increased by about 2% and 8%, respectively. The proposed method was also compared with other research that uses B* tree and simulated annealing algorithm. The results showed that our proposed algorithm is competitive in various parameters with other research.

Keywords: Author Keywords: Design automation, dynamic partial reconfiguration (DPR), field-programmable gate arrays (FPGA), floorplanning, genetic algorithm (GA),
placement