Делитель частоты на 3 можно собрать на одном D-триггере К561ТМ2, соединив его выводы в соответствии с электрической схемой на рис.1. Работает делитель следующим образом. В момент включения питания на резисторе R1 возникает высокий уровень напряжения, переводящий триггеры в исходное состояние (на прямых выводах низкий уровень, а инверсных высокий уровень напряжения). С приходом первого импульса оба триггера переходят в единичное состояние. Первый потому что на информационном входе (выв.5) был высокий уровень, второй из-за положительного перепада на входе S(выв.8) обусловленным изменением состояния первого триггера). Второй импульс переводит первый триггер в нулевое состояние ( на информационном входе низкий уровень), второй триггер состояние не меняет, так как на входах D и S присутствует высокий уровень. Следует учесть, что входы R и S являются приоритетными. На третий импульс реагирует только второй триггер, так как на его информационном входе (выв.9) присутствовал низкий уровень, а сам он находился в единичном состоянии. Таким образом, с приходом третьего входного импульса делитель возвращается в исходное состояние. Далее цикл работы повторяется. Временные диаграммы работы делителя представлены на рис.2. Где 1 – тактовые импульсы, 2 – импульсы на прямом выходе первого триггера, 3 – импульсы на инверсном выходе первого триггера, 4 – импульсы на прямом выходе второго триггера, 5 – импульсы на инверсном выходе второго триггера. Скважность импульсов (отношение периода колебаний к длительности импульса) для первого триггера равна 3, а для второго равна 1,5.